Search
VHDL-реализация адаптивного КИХ-фильтра на распределенной арифметике
View/ Open document files
Date
2009Publisher
БрГТУUDC
621.391.826.4Citation
Новиков, А. Е. VHDL-реализация адаптивного КИХ-фильтра на распределенной арифметике / А. Е. Новиков, А. А. Петровский // Вестник Брестского государственного технического университета. Серия: Физика, математика, информатика. – 2009. – № 5. – С. 38–44 : ил. – Библиогр.: с. 43 (6 назв.).Abstract
В статье рассмотрено, как на основании метода проектирования адаптивных КИХ-фильтров с применением распределенной арифметики создано VHDL-описание фильтра. Особенностями такой архитектуры устройства фильтра является высокая ее пропускная способность, что позволяет осуществлять фильтрацию в широком частотном диапазоне, невысокие требования к памяти, а также масштабируемость структуры фильтра. Осуществлена аппаратная реализация фильтра на FPGA. Преимуществом такой аппаратной платформы является возможность динамического выбора и загрузки архитектуры фильтра, гибкость, высокая пропускная способность благодаря параллельным вычислениям в FPGA.
Annotation in another language
The paper describes a synthesis approach of the FIR-filters based on the distributed arithmetics and the least-squares coefficients adaptation. A device is implemented on the Xilinx Spartan 3 FPGA and can be used in such applications as electrical echo-cancellation in telecommunications, etc. A discussion of the achieved results is present.
Collection
- 2009 [33]
Это произведение доступно по лицензии Creative Commons «Attribution-NonCommercial» («Атрибуция-Некоммерчески») 4.0 Всемирная.