Поиск по всему репозиторию:

Показать краткое описание

dc.contributor.authorКузнецов, А. П.
dc.contributor.authorМарков, А. В.
dc.contributor.authorАлькатауна, Х. А.
dc.coverage.spatialБрест
dc.date.accessioned2021-03-29T09:23:24Z
dc.date.available2021-03-29T09:23:24Z
dc.date.issued2006
dc.identifier.citationКузнецов, А. П. Методика расчета быстродействующих систем синхронизации с мелким шагом выходного сигнала / А. П. Кузнецов, А. В. Марков, Х. А. Алькатауна // Вестник Брестского государственного технического университета. Серия: Физика, математика, информатика. – 2006. – № 5. – С. 101–108.
dc.identifier.urihttps://rep.bstu.by/handle/data/12703
dc.description.abstractОдним из возможных способов уменьшения шага выходного сигнала (выходной частоты или скорости) системы синхронизации является использование в контуре фазовой автоподстройкой частоты этой системы делителя с дробным переменным коэффициентом деления (ДДПКД). Одним из вариантов построения ДДПКД может быт делитель, выполненный на базе цифрового синтезатора отсчетов (ЦСО). Использование различных методов перестройки ЦСО может обеспечить дробность шага перестройки эквивалентного коэффициента деления до 10-5/10-7. Рассмотрены основные параметры быстродействующих систем синхронизации на примере одноконтурного синтезатора частоты с делителем в цепе обратного связи, т.е. на примере простейшей системы фазовой автоподстройки частоты (ФАПЧ).
dc.language.isoru
dc.publisherБрГТУ
dc.titleМетодика расчета быстродействующих систем синхронизации с мелким шагом выходного сигнала
dc.typeСтатья (Article)
dc.identifier.udc681.511.4


Файлы в этом документе

Thumbnail

Данный элемент включен в следующие коллекции

Показать краткое описание