dc.contributor.author | Кузнецов, А. П. | |
dc.contributor.author | Марков, А. В. | |
dc.contributor.author | Алькатауна, Х. А. | |
dc.coverage.spatial | Брест | |
dc.date.accessioned | 2021-03-29T09:23:24Z | |
dc.date.available | 2021-03-29T09:23:24Z | |
dc.date.issued | 2006 | |
dc.identifier.citation | Кузнецов, А. П. Методика расчета быстродействующих систем синхронизации с мелким шагом выходного сигнала / А. П. Кузнецов, А. В. Марков, Х. А. Алькатауна // Вестник Брестского государственного технического университета. Серия: Физика, математика, информатика. – 2006. – № 5. – С. 101–108. | |
dc.identifier.uri | https://rep.bstu.by/handle/data/12703 | |
dc.description.abstract | Одним из возможных способов уменьшения шага выходного сигнала (выходной частоты или скорости) системы синхронизации является использование в контуре фазовой автоподстройкой частоты этой системы делителя с дробным переменным коэффициентом деления (ДДПКД). Одним из вариантов построения ДДПКД может быт делитель, выполненный на базе цифрового синтезатора отсчетов (ЦСО). Использование различных методов перестройки ЦСО может обеспечить дробность шага перестройки эквивалентного коэффициента деления до 10-5/10-7. Рассмотрены основные параметры быстродействующих систем синхронизации на примере одноконтурного синтезатора частоты с делителем в цепе обратного связи, т.е. на примере простейшей системы фазовой автоподстройки частоты (ФАПЧ). | |
dc.language.iso | ru | |
dc.publisher | БрГТУ | |
dc.title | Методика расчета быстродействующих систем синхронизации с мелким шагом выходного сигнала | |
dc.type | Статья (Article) | |
dc.identifier.udc | 681.511.4 | |