dc.contributor.author | Дудкин, Александр Арсентьевич | |
dc.coverage.spatial | Брест | |
dc.date.accessioned | 2021-03-30T13:49:37Z | |
dc.date.available | 2021-03-30T13:49:37Z | |
dc.date.issued | 2008 | |
dc.identifier.citation | Дудкин, А. А. Алгоритмы для восстановления топологии в задаче обратного проектирования интегральных схем / А. А. Дудкин // Вестник Брестского государственного технического университета. Серия: Физика, математика, информатика. – 2008. – № 5. – С. 47–52. | |
dc.identifier.uri | https://rep.bstu.by/handle/data/12742 | |
dc.description | DOUDKIN А.А. Layout restoring algorithms for a task of integrated circuits r e-design | |
dc.description.abstract | В работе предложены алгоритмы для основных этапов восстановления топологии интегральных схем применительно к решению задачи обратного проектирования: сшивки кадров, идентификации объектов топологии и корректировки их геометрической формы и яркостных характеристик при восстановлении. Поскольку алгоритмы являются параметрически настраиваемыми, то возможно их использование и для контроля топологии при изготовлении интегральных схем и фотошаблонов. | |
dc.language.iso | ru | |
dc.publisher | БрГТУ | |
dc.title | Алгоритмы для восстановления топологии в задаче обратного проектирования интегральных схем | |
dc.type | Статья (Article) | |
dc.identifier.udc | 681.4 | |
dc.abstract.alternative | Algorithms are proposed for basic stages of integrated circuit layout restoring: image mergering, layout object identification, geometric forms and brightness features correction for the object under restoring. As the algorithms are parametric adjusted, it is possible to use them for layout control during integrated circuit and mask production. | |