dc.description.abstract | В статье рассматриваются проблемы разработки и реализации сетевых прикладных процессоров (СПП), совместимых со стандартом IEEE-1451, связанные с необходимостью поддержки широкого набора интерфейсов, используемых в промышленных сетях управления технологическими процессами. Различие требований к скорости передачи данных, формату кадра, способу модуляции сигнала, значительно усложняет конструкцию СПП. Предложено реализовать СПП как двухпроцессорную архитектуру, в которой обработку и передачу данных выполняют отдельные микроконтроллеры. Для поддержки набора распространенных скоростных интерфейсов и обеспечения из замены в соответствии с требованиями заказчика в режиме on-line, совместно с микроконтроллером передачи данных используется программируемая логическая матрица (ПЛМ), на которой реализуются часть скоростных узлов интерфейсного контроллера. Предложенный подход, предполагающий тесное взаимодействие между микроконтроллером и ПЛМ, позволил обеспечить поддержку широкого набора интерфейсов. При этом, как показали эксперименты, требования к объему ПЛМ, в 1,5-2 раза меньше, по сравнению с известными реализациями. | |