состояниями е. процессов, временных цепей обрабатываемых сигналов и заблокированных процессов.

Модель процесса содержит секции: <обработка\_сигналов>
<управление\_вроцессом>. Первая секция соответствует модифицированному графу алгоритма: VHDI -процесса, включающего операторы
функционального преобрызования сигн пов, операторы управления и
операторы типа W синхронизации процесса. Каждому оператору Wi
соответствует ждущее состояние процесса Mi (i=1...n), а вершине графа фиктивное состояние М0, которое связано дутой с конечным состоянием Мп.
При моделировании процесс может изменить или сохранить состояние что
определяется параметрами Wi и графом процесса. Вторая секция определяет
точку вкода в секцик <обработка\_сигналов> в зависимеети от его состояния.

Генерация Си-модели производится на основе анализа проекта СБИС и включает: перезод произвольного VHDL-описания в процессное путем эго препроцессорь об обработки; построение Си-моделей; генерацию Си-аналогов поспедовательных операторов VHDL по заранее установленным правилам. Варианты генерируемого текста могут различаться в зависимости от статического или динамического режимов моделирования.

Для этого в прсизвольном VHDL-троекте, представляющем композицию параллельных эператоров block, process, assertion, procedure\_call, function\_call, concurrent\_signal\_assignment, последовательно внешний и вложенные операторы block (или architecture) заменяются множеством составляющих их параллельных операторов с учетом охранных выражений. Каждый из оставшихся операторов заменяется множеством эквивалентных последовательну с операторов, образующих процесс и список чувствительчости, который трансформируется в Си-модель процесса.

В докладе приведены эквикал энтные Си-формы для всех типов последовательных операторов VHDL, а также правила отображения подпрограмм (функций и процедур), имен, типов данных, операций и выражений. Приведена структура соответствующего программного обеспеченыя и алг оритмы генерации Си-моделей проекта.

## Обработка битовых векторов при моделировании в САПР СБИС

## Г.Л.Муравьев, Д.Б.Островский

Эффективность моделирования проектов СБИС на верхних уровнях описания во многом определяется скоростью обработки битовых векторов произвольной длины. Так как языки программирования, поддерживающие моделирование проектов с языка проектирования высокого уровня VHDL, не

обладают средствами их обработки, то необходимо иметь соответ твующий инструментарий.

Задача сводится к выбору внутреннего представления векторов, обеспечивающего корректное по синтаксису использование в конструкциях VHDL и быструю обработку. Используются специализированные структуры: упакованный массив базовых элементов языка высокого уровня для хрансния переменной и служебная структура, описывающая область (адрес и смещение) и формат ее хранения и обеспечивающая мобильность, самоопределение данных и реализацию перест лок путем изменения описательных структур.

При использовании описываются базовые типы, объявляются переменные, инициализируются служебные структуры и значения векторов, описываются формулы. При обработке в качестве параметров пересыпаются только адреса служебных ст. уктур.

Подход реализован на ПЭВМ в среде Турбо Си в виде быблиотечных функций, ислользуемых автономно для обработки значений нестандартной длины, моделирозания микропрограмм, и в САПР СБИС совместно с препроцессором, обеспечивающим генерацию вызовов функций по исходному VHDL-описанию.

## Раблюдение переходных процессов в р-п структурах

## В.А.Суслов, Д.Б.Лович, А.А.Паук

Переходные процессы являются рабочими для ци ровых электронных схем, и могут вознчкать практически в любой аналоговой слеме, например, при коммутации. Наиболее типичным является переходной процесс в ветви электронной счемы, содержащей последовательно соединенный рог переход (дисд. переход транзистора или другого полупроводникового прибора). Имеющиеся в литературе соотношения, описывающие кинетику электрических процессов в таких схемах, базируются на представлениях физики полупроводников и достаточно строги с математической точки зрения. Однако, они практически не пригодны для инженерных расчетов, поскольку содержат неопределенные пярамстры.

С целью определения феноменологических закономерностей изменения напряжений и токов на р-п структурах нами проведены систематические экспериментальные исследования диодных схем в режиме переключения. Кинетика переходных процессов наблюдалась как на различных типах полупроводниковых диодов (универсальные, импульсные, выпрямительные, стабилитроны) так и на биполярных транзысторах в диодных включениях. По конструкции исследованные приборы варьировались от точечных и плавных